2008-06-03

High Speed Oversampling Receiver Design

CDR's Reference Paper
From : Chip 123

目前CDR幾乎都是以oversampling為主流,有一些則是oversampling + tracking兩者的混合體
再來,近期的CDR幾乎已經離不開原有的架構了,大部份都只在Phase detector或者其他block作改進
1. 1998年IEEE Journal paper,"1p04GBd Low EMI Digital Video Interface System Using Small Swing Serial Link Technique",這篇paper所提出的edge detector幾乎是國內大學均採用的架構,另外,它裡面所提到的演算法方式,簡單易懂,是一個很好的例子教學
2. 2002年IEEE Journal paper,"A 5-Gbs 0.25um CMOS jitter-tolerant variable-interval oversampling clock data recovery circuit",這是一篇很類似oversampling + tracking混合體的架構,同時使用到VCO和VCDL兩種,若你本身已經很了解tracking和oversampling這兩種架構的話,看這一 篇應該很快就能夠理解為何他要這麼用的理由了
3. 2006年IEEE Conference paper,"Design on LVDS Receiver with New Delay Selecting Technique for UXGA Flat Panel Display Applications"這篇是交大柯明道老師所發表的paper,同時也是他學生的碩士畢業論文,我個是覺得光看這篇conference paper可能看不出其精華所在,若有時間看其碩士畢業論文,會比較有概念理解其CDR的精神所在,同時,這種改進方式也蠻不錯的

沒有留言: